特許
J-GLOBAL ID:200903059327462407

DRAM用改良型メモリ・インタフェース

発明者:
出願人/特許権者:
代理人 (1件): 大橋 邦彦
公報種別:公表公報
出願番号(国際出願番号):特願平9-510602
公開番号(公開出願番号):特表平10-511207
出願日: 1996年08月28日
公開日(公表日): 1998年10月27日
要約:
【要約】データを記憶するメモリ・セルを含むメモリ回路が記載されている。このメモリ回路は、マイクロプロセッサやコア論理チップ・セット等の外部システムによって読取り、書込みが可能である。マイクロプロセッサはメモリ回路に、メモリ・セル・アドレス・データを提供して、そこからの読取りのためにデータを通信線上に出力するように要求することができる。メモリ回路は、有効出力データ信号を提供することによって、メモリに記憶されたデータを読取るのに必要な時間を短縮する。有効出力データ信号は、通信線に結合したデータが安定していること、したがって有効であることを示す。各種の有効出力データ信号及びこれらの信号を発生する各種トリガ回路が記載されている。
請求項(抜粋):
集積回路メモリであって、 データを記憶するメモリ・セルと、 前記メモリ・セルに記憶されたデータを出力する出力通信手段と、 前記出力通信手段から有効データが使用可能となったことを指摘するための出力信号回路とを備える集積回路メモリ。
IPC (2件):
G11C 11/401 ,  G11C 7/00 312
FI (2件):
G11C 11/34 362 D ,  G11C 7/00 312 C
引用特許:
審査官引用 (2件)
  • 特開平4-123393
  • 特開昭64-067794

前のページに戻る