特許
J-GLOBAL ID:200903059413953499

ΔΣ型AD変換器

発明者:
出願人/特許権者:
代理人 (1件): 矢野 寿一郎
公報種別:公開公報
出願番号(国際出願番号):特願2006-063353
公開番号(公開出願番号):特開2007-243620
出願日: 2006年03月08日
公開日(公表日): 2007年09月20日
要約:
【課題】 従来のΔΣ変調型ADCにおいて高分解能を得るためには、回路の設計が煩雑になる、デジタル回路が大規模となってコストアップする、D-A変換器の精度によりΔΣ変調型ADCの精度が制限されてしまい、結果的に高精度のΔΣ変調型ADCを構成することができない場合がある、といった問題があった。【解決手段】 ΔΣ型AD変換器であって、ΔΣ変調器10と、前記ΔΣ変調器10の出力をカウントするマルチビットカウンタ20と、前記マルチビットカウンタ20の出力のフィルタ処理を行うデシメーションフィルタ2とを備え、前記マルチビットカウンタ20は、前記ΔΣ変調器10から出力される1ビットデータを所定の期間毎にカウントして、マルチビットデータとして出力する。【選択図】 図1
請求項(抜粋):
ΔΣ型AD変換器であって、 ΔΣ変調器と、 前記ΔΣ変調器の出力をカウントするカウンタと、 前記カウンタの後段に配置され、該カウンタの出力のフィルタ処理を行うデシメーションフィルタとを備え、 前記カウンタは、前記ΔΣ変調器が備える量子化器の出力を一定期間カウントし、そのカウント結果をマルチビットデータとして一定期間ごとに出力し、 前記デシメーションフィルタにより、前記カウンタから一定期間ごとに出力されるマルチビットデータに対してデジタルフィルタ処理を行うことで最終デジタルデータを得る、 ことを特徴とするΔΣ型AD変換器。
IPC (3件):
H03M 3/02 ,  H03M 1/08 ,  H03M 1/20
FI (3件):
H03M3/02 ,  H03M1/08 A ,  H03M1/20
Fターム (18件):
5J022AA04 ,  5J022AB01 ,  5J022BA01 ,  5J022BA06 ,  5J022CA08 ,  5J022CB06 ,  5J022CD07 ,  5J022CE04 ,  5J022CE05 ,  5J022CF01 ,  5J022CG01 ,  5J064AA01 ,  5J064BA03 ,  5J064BA06 ,  5J064BC05 ,  5J064BC06 ,  5J064BC12 ,  5J064BD01
引用特許:
出願人引用 (1件) 審査官引用 (4件)
  • 特開平3-108914
  • 特開平3-108914
  • アナログ-ディジタル変換器
    公報種別:公開公報   出願番号:特願平6-224528   出願人:アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド
全件表示

前のページに戻る