特許
J-GLOBAL ID:200903059477378803

基本変換方法、暗号化方法、基本変換回路および暗号装置

発明者:
出願人/特許権者:
代理人 (1件): 後藤 洋介 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-249054
公開番号(公開出願番号):特開平9-090870
出願日: 1995年09月27日
公開日(公表日): 1997年04月04日
要約:
【要約】【課題】 多重剰余暗号において、線形変換以外の演算を不要にすることで、回路規模を小さくするとともに、データ速度を高速化する。【解決手段】 レジスタ101は(n+1)ビット整数を保持して、保持している整数をセレクタ102に供給する。セレクタ102は、入力されたnビットの平文に最上位ビットとして論理“0”を付加して得られる(n+1)ビット整数と、レジスタ101に保持されている(n+1)ビット整数のいずれか一方を選択して出力する。線形変換回路103は、セレクタの出力する整数に対して線形変換を施して変換結果をレジスタ101に供給する。線形変換回路103の出力の最上位ビットは制御回路104にも供給され、線形変換回路103の出力の下位nビットは出力端子107にも供給されている。制御回路104は、線形変換回路103の出力の最上位ビットに依存して制御フローを選択する。
請求項(抜粋):
ビット長nの入力信号を、2n より大きな法をpとして出力信号に変換する方法であって、前記入力信号に対して変換結果が2n より小さくなるまで、所定の線形変換を繰り返し、最後に得られた変換結果を前記出力信号として出力する基本変換方法。
IPC (3件):
G09C 1/00 650 ,  G09C 1/00 610 ,  H04L 9/06
FI (3件):
G09C 1/00 650 A ,  G09C 1/00 610 A ,  H04L 9/00 611 Z
引用特許:
審査官引用 (2件)
  • 特開平1-277280
  • 暗号通信装置
    公報種別:公開公報   出願番号:特願平4-128409   出願人:日本電気株式会社

前のページに戻る