特許
J-GLOBAL ID:200903060216170502
プログラマブル回路装置
発明者:
,
,
出願人/特許権者:
代理人 (1件):
川久保 新一
公報種別:公開公報
出願番号(国際出願番号):特願平7-271785
公開番号(公開出願番号):特開平9-093119
出願日: 1995年09月26日
公開日(公表日): 1997年04月04日
要約:
【要約】【課題】 従来のプログラマブルチップを用いてマルチチップシステムを構成した場合、信号伝搬遅延時間の増大を抑え、高性能なマルチチップシステムを実現できるプログラマブル回路装置を提供することを目的とするものである。【解決手段】 外部との信号のやりとりを行う入出力要素と、所望の論理を実現する論理要素と、入出力要素と論理要素との間における相互接続または論理要素同士の間における相互接続を行う内部配線要素とを有するプログラマブル回路装置において、プログラマブル回路装置内に設けられているバイパス配線と、入出力要素を、内部配線要素またはバイパス配線に切り換え接続するラインスイッチとを有するものである。
請求項(抜粋):
外部との信号のやりとりを行う入出力要素と、所望の論理を実現する論理要素と、上記入出力要素と上記論理要素との間における相互接続または上記論理要素同士の間における相互接続を行う内部配線要素とを有するプログラマブル回路装置において、上記プログラマブル回路装置内に設けられているバイパス配線と;上記入出力要素を、上記内部配線要素または上記バイパス配線に切り換え接続するラインスイッチと;を有することを特徴とするプログラマブル回路装置。
IPC (5件):
H03K 19/177
, H01L 21/82
, H03K 17/00
, H03K 19/01
, H03K 19/173 101
FI (5件):
H03K 19/177
, H03K 17/00 E
, H03K 19/01
, H03K 19/173 101
, H01L 21/82 A
引用特許:
前のページに戻る