特許
J-GLOBAL ID:200903060627121804

ポインティングスティック用厚膜回路基板

発明者:
出願人/特許権者:
代理人 (1件): 堀田 信太郎 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-076635
公開番号(公開出願番号):特開2000-267802
出願日: 1999年03月19日
公開日(公表日): 2000年09月29日
要約:
【要約】【課題】 x,y方向と同様にz方向の検出が確実且つ容易に行え、耐久性が高く、又、その製造コストを低減することができるポインティングスティック用厚膜回路基板を提供する。【解決手段】 多角形又は円形のセラミック基板21と、該基板21の中心と外周部の間に放射状に配置された複数の厚膜抵抗体22と、該抵抗体22に接続する厚膜導電層からなる配線23と、基板21の外周部に放射状に配置された配線23に接続する電極ランド24とを備えた。
請求項(抜粋):
八角形又は円形のセラミック基板に、該基板の中心から四方に放射状に配置された4個の厚膜抵抗体と、該抵抗体に接続する厚膜導電層からなる配線と、前記基板の外周部に配置された前記配線に接続する少なくとも8個の電極ランドとを備え、前記抵抗体を隣接した2個所の電極ランドと基板中心との中間に配置したことを特徴とするポインティングスティック用厚膜回路基板。
IPC (5件):
G06F 3/033 330 ,  G06F 3/033 ,  G06F 3/02 310 ,  H01C 7/00 ,  H05K 1/16
FI (5件):
G06F 3/033 330 A ,  G06F 3/033 330 F ,  G06F 3/02 310 J ,  H01C 7/00 M ,  H05K 1/16 C
Fターム (29件):
4E351AA07 ,  4E351BB01 ,  4E351BB06 ,  4E351BB08 ,  4E351BB17 ,  4E351BB31 ,  4E351BB32 ,  4E351DD22 ,  4E351DD32 ,  4E351GG20 ,  5B020AA17 ,  5B020CC20 ,  5B020DD03 ,  5B087AA00 ,  5B087AA04 ,  5B087AA07 ,  5B087AE00 ,  5B087BC02 ,  5B087BC12 ,  5B087BC19 ,  5B087BC21 ,  5B087BC22 ,  5B087BC26 ,  5B087BC33 ,  5B087DD03 ,  5E033BB06 ,  5E033BD11 ,  5E033BF05 ,  5E033BG01
引用特許:
出願人引用 (3件) 審査官引用 (2件)

前のページに戻る