特許
J-GLOBAL ID:200903061236725744

マイクロコンピュータとそのプログラマブル周辺ディバイスを備えた電子機器

発明者:
出願人/特許権者:
代理人 (1件): 柴田 昌雄
公報種別:公開公報
出願番号(国際出願番号):特願平11-230221
公開番号(公開出願番号):特開2001-051755
出願日: 1999年08月17日
公開日(公表日): 2001年02月23日
要約:
【要約】【課題】マイクロコンピュータとそのプログラマブル周辺ディバイスを備えた電子機器の初期化動作を早くする。【解決手段】マイクロコンピュータ1のリセット端子にシステムリセット信号を入力し、マイクロコンピュータ1のウエイト端子にプログラマブル周辺ディバイス2の初期化終了信号を入力し、システムリセット信号によりマイクロコンピュータ1の初期化を行い、プログラマブル周辺ディバイス2の初期化終了を表す信号が前記ウエイト端子に入力されてからプログラマブル周辺ディバイス2を用いる動作のプログラムの実行が開始されるように構成した。
請求項(抜粋):
マイクロコンピュータのリセット端子にシステムリセット信号を入力し、前記マイクロコンピュータのウエイト端子にプログラマブル周辺ディバイスの初期化終了信号を入力し、前記システムリセット信号により前記プログラマブル周辺ディバイス以外の周辺モジュールおよびマイクロコンピュータの初期化を行い、プログラマブル周辺ディバイスの初期化終了を表す信号が前記ウエイト端子に入力されてから前記プログラマブル周辺ディバイスを用いる動作のプログラムの実行が開始されるように構成したマイクロコンピュータとそのプログラマブル周辺ディバイスを備えた電子機器。
Fターム (2件):
5B054AA11 ,  5B054CC01

前のページに戻る