特許
J-GLOBAL ID:200903061537083705

レベル変換回路

発明者:
出願人/特許権者:
代理人 (1件): 熊谷 雄太郎
公報種別:公開公報
出願番号(国際出願番号):特願平4-185382
公開番号(公開出願番号):特開平6-037624
出願日: 1992年07月13日
公開日(公表日): 1994年02月10日
要約:
【要約】【目的】 異なる2電源間で信号の伝達を行うレベル変換回路における、レベル変換時間の高速化およびチップ占有面積の低減を図る。【構成】 第1の低電圧電源Vccに接続され、低電圧信号入力を受けるMOSトランジスタM11、M21からなるCMOSインバータと、PチャンネルMOSトランジスタM12、M13のソースが第2の高電圧電源VDDに、各々のゲートが互いのドレインにたすきがけに接続され、各々のドレインにはNチャンネルMOSトランジスタM22、M23のドレインが接続されたフリップフロップからなっている。そして、NチャンネルMOSトランジスタM22のゲートは第2の高電圧電源に、ソースはインバータに接続され、NチャンネルMOSトランジスタM23のソースは接地され、ゲートはインバータに接続されている。
請求項(抜粋):
第1の電源が供給され、第1および第2のMOSトランジスタで構成されたインバータと、第2の電源が供給され、各々のゲートをたすきがけされた第3および第4のMOSトランジスタと前記トランジスタの各々のドレインに接続された第5および第6のMOSトランジスタで構成されたフリップフロップとを有し、前記第5および第6のMOSトランジスタの一方のゲートおよび他方のソースを前記インバータに接続したことを特徴とするレベル変換回路。
引用特許:
審査官引用 (1件)
  • 特開昭52-065635

前のページに戻る