特許
J-GLOBAL ID:200903061588732805

プロセスの即時制御を行う動的に再構成可能なハードウェアシステム

発明者:
出願人/特許権者:
代理人 (1件): 吉田 研二 (外2名)
公報種別:公表公報
出願番号(国際出願番号):特願平10-503398
公開番号(公開出願番号):特表2000-513523
出願日: 1997年06月20日
公開日(公表日): 2000年10月10日
要約:
【要約】動的に再構成可能なハードウェアシステムが、外部装置の即時制御を行う。システムは、構成メモリ(19)、再構成可能な論理モジュール(13)、プロセッサ(17)、通信ポート(31)から構成される。構成メモリ(19)は、再構成可能な論理モジュール(13)のハードウェア構成を記憶する。構成メモリ(19)と通信する再構成可能な論理モジュール(13)は、構成信号を受信しモジュール(13)にハードウェア構成を設定する。プロセッサ(17)は、データバス(27)を経由し、再構成可能な論理モジュール(13)、構成メモリ(19)と通信し、再構成可能な論理モジュール(13)に構成信号を送信し、構成メモリ(19)にハードウェア構成を設定する。通信ポート(31)は、データバス(27)の信号とは独立に再構成可能な論理モジュール(13)に接続され、外部装置を制御する。
請求項(抜粋):
(a) ハードウェア構成を記憶する構成メモリと、 (b) 構成メモリと通信し、構成信号を受信し、モジュールに前記ハードウェア構成を設定する再構成可能な論理モジュールと、 (c) データバスを経由し、前記再構成可能な論理モジュールおよび前記構成メモリと通信し、前記再構成可能な論理モジュールに前記構成信号を送信し、前記構成メモリに前記ハードウェア構成を設定するコントローラと、 (d) 前記データバスの信号とは独立に、前記再構成可能な論理モジュールに接続され、外部装置を制御する通信ポートと、を有することを特徴とする外部装置を即時制御する動的に再構成可能なハードウェアシステム。

前のページに戻る