特許
J-GLOBAL ID:200903061629569620

液晶表示装置

発明者:
出願人/特許権者:
代理人 (1件): 須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願平5-036289
公開番号(公開出願番号):特開平6-250219
出願日: 1993年02月25日
公開日(公表日): 1994年09月09日
要約:
【要約】【目的】 補助容量電極やその他の信号配線等の電極と画素電極との短絡あるいは電流リークに起因した画面の点欠陥などの表示欠陥を抑えて、表示品質の高い液晶表示装置を実現する。【構成】 画素電極15に帯電した静電気を半導体層17によって緩慢に逃がすことができる。これにより静電気が画素電極15から補助容量電極23あるいは信号配線3などの導電性の高い各種電極等の方向に急激に移動してその経路にあるゲート絶縁膜25などを絶縁破壊するといった動きを避けることができる。その結果、補助容量電極23や信号配線3と画素電極15との短絡あるいは電流リークに起因した画面の点欠陥などの表示欠陥を抑えることができる。
請求項(抜粋):
基板上に交差するように形成された複数の走査配線および複数の信号配線と、半導体からなる活性層を有し、前記走査配線および前記信号配線の交差部ごとに形成されて前記走査配線にゲートが接続され前記信号配線にドレインが接続された薄膜トランジスタ素子と、前記薄膜トランジスタ素子のソースに接続された画素電極と、前記薄膜トランジスタ素子の活性層と同層で同じ半導体の膜から形成され前記画素電極の少なくとも一部分と重なって接触するように形成された半導体層とが形成されたスイッチング素子アレイ基板と、前記スイッチング素子アレイ基板に間隙を有して対向配置される対向電極が形成された対向基板と、前記スイッチング素子アレイ基板と前記対向基板との間に周囲を封止されて封入された液晶組成物とを具備することを特徴とする液晶表示装置。
IPC (2件):
G02F 1/136 500 ,  H01L 29/784
引用特許:
審査官引用 (2件)
  • 特開昭57-093812
  • 特開昭57-151519

前のページに戻る