特許
J-GLOBAL ID:200903061837821120

クロック再生回路

発明者:
出願人/特許権者:
代理人 (1件): 高田 守
公報種別:公開公報
出願番号(国際出願番号):特願平4-034988
公開番号(公開出願番号):特開平5-236043
出願日: 1992年02月21日
公開日(公表日): 1993年09月10日
要約:
【要約】【目的】 高速引き込みが可能でタイミングジッタを低減できる、多値符号伝送系の信号を入力信号とするディジタル信号受信装置のタイミング再生回路を得る。【構成】 識別回路7によって、入力信号4が複数の基準レベルと交差するタイミングを求めるため、ゼロクロスレベルのみを基準とした場合に比べ基準レベルとの交差回数が増加し、引き込み速度が速くなる。また、識別回路7のデ-タより入力信号4の遷移に対応した新たな基準レベルを求める基準レベル判定回路9と、基準レベル判定回路9で求めた基準レベルと入力信号4が交差するタイミングを求める第2の識別回路10と、識別回路10が出力するタイミングを使用して位相比較を行う位相比較回路1により、入力信号4の多値符号の遷移の種類によって生じるタイミングジッタを低減する。
請求項(抜粋):
複数のアイを持つ多値符号伝送系の信号を入力信号とし、入力信号が基準レベルと交差するタイミングに基づいて入力信号に同期したクロック信号を再生するクロック再生回路において、前記入力信号のアイアパチャーの数に対応して予め定められた基準レベルに基づいて前記入力信号が前記基準レベルと交差するタイミング信号を出力する第一の識別回路と、前記第一の識別回路の出力信号と再生クロックの位相を比較し位相差信号を出力する位相比較回路と、前記位相差信号に基づいて帯域制限を行い直流電圧を出力するループフィルタと、前記ループフィルタの出力電圧に基づいて発振クロックの位相と周波数を制御する電圧制御発振器とを備えたことを特徴とするクロック再生回路。
IPC (3件):
H04L 27/22 ,  H04L 7/033 ,  H04L 27/38
FI (2件):
H04L 7/02 B ,  H04L 27/00 G
引用特許:
審査官引用 (1件)
  • 特開平4-022234

前のページに戻る