特許
J-GLOBAL ID:200903061994079454

位相同期回路及び半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 吉田 茂明 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-154555
公開番号(公開出願番号):特開平8-023272
出願日: 1994年07月06日
公開日(公表日): 1996年01月23日
要約:
【要約】【目的】 内蔵すれば高速なデータ転送が可能な位相同期回路を得る。【構成】 位相比較器5は入力端8及び入力端9からそれぞれ受ける外部クロックCK1及び遅延内部クロックDCK2の位相差を検出し、その結果であるパルス信号をループフィルタ6に出力する。ループフィルタ6はそのパルス信号に基づき位相比較電圧を電圧制御発振器7に出力する。電圧制御発振器7は位相比較電圧に基づき発振する内部クロックCK2を出力端子2から位相同期回路外に出力するとともに、遅延回路4に出力する。遅延回路4は内部クロックCK2を遅延時間td2遅延させて遅延内部クロックDCK2を位相比較器5の入力端9に出力する。
請求項(抜粋):
入力信号と遅延発振信号とを受け、前記入力信号及び前記遅延発振信号の位相差に基づき位相比較信号を出力する位相比較手段と、前記位相比較信号を受け、前記位相比較信号に基づく周波数で発振する発振信号を出力する発振手段と、前記発振信号を受け、該発振信号を所定の遅延時間遅延させて前記遅延発振信号を出力する遅延手段とを備える、位相同期回路。
IPC (3件):
H03L 7/081 ,  H03H 11/20 ,  H03K 5/13
引用特許:
審査官引用 (2件)
  • 特開平1-157125
  • 特開平1-157125

前のページに戻る