特許
J-GLOBAL ID:200903062066956793

レジスタ回路及びこれを用いた暗号演算回路

発明者:
出願人/特許権者:
代理人 (7件): 鈴江 武彦 ,  村松 貞男 ,  坪井 淳 ,  橋本 良郎 ,  河野 哲 ,  中村 誠 ,  河井 将次
公報種別:公開公報
出願番号(国際出願番号):特願2002-191196
公開番号(公開出願番号):特開2004-038318
出願日: 2002年06月28日
公開日(公表日): 2004年02月05日
要約:
【課題】内部状態の変化によらず消費電力が一定のレジスタ回路を提供する。【解決手段】入力データを保持するための主レジスタ11とは別に、入力データの保持には寄与しないダミーレジスタ13を設け、主レジスタ11のデータ入力線21及びデータ出力線22上のデータ値を監視する監視回路12によって両データ値が一致したとき、クロック信号CLKに同期してライトイネーブル線23を活性化してダミーレジスタ13に保持されるデータの値を反転させることにより、クロック信号CLKの立ち上がり毎に主レジスタ11とダミーレジスタ12の保持しているデータ値のいずれか一方を必ず反転させ、データ値の遷移によらず消費電力を一定に保持する。【選択図】 図2
請求項(抜粋):
第1のデータ入力線及びデータ出力線と、 前記第1のデータ入力線から入力されるデータをクロック信号に同期して取り込み、該取り込んだデータを保持して前記第1のデータ出力線へ出力する第1のレジスタと、 第2のデータ入力線及びデータ出力線と、 前記第2のデータ入力線から入力されるデータを前記クロック信号に同期して取り込み、該取り込んだデータを保持して前記第2のデータ出力線へ出力する第2のレジスタと、 前記クロック信号に同期して前記第1のデータ入力線及びデータ出力線上のデータ値を監視し、両データ値が一致したとき所定の制御信号を発生して前記第2のレジスタに保持されるデータの値を反転させる監視回路と を具備するレジスタ回路。
IPC (2件):
G06F7/00 ,  G09C1/00
FI (2件):
G06F7/00 Z ,  G09C1/00 650Z
Fターム (6件):
5B022AA00 ,  5B022BA00 ,  5B022CA01 ,  5B022FA00 ,  5J104AA32 ,  5J104AA44
引用特許:
審査官引用 (1件)

前のページに戻る