特許
J-GLOBAL ID:200903062203146753
高速PCシステム
発明者:
,
,
出願人/特許権者:
代理人 (1件):
小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平6-071814
公開番号(公開出願番号):特開平7-281954
出願日: 1994年04月11日
公開日(公表日): 1995年10月27日
要約:
【要約】【目的】PCシステムにおいて、OSプログラムの高速な動作を提供すること。【構成】キャッシュメモリ,メインメモリよりも、MPUに近い位置に、カーネルメモリを置き、OSプログラムをカーネルメモリにロードする。【効果】キャッシュミス,仮想メモリ機構によるハードディスクやメインメモリのアクセスオーバヘッドが0となり、OSプログラムの高速実行を可能とする。
請求項(抜粋):
MPU,キャッシュコントローラ,キャッシュメモリ,メインメモリを備えたPCにおいて、新たにカーネルメモリ,アドレスセレクタ,カーネルアドレス設定手段を設け、システム起動時に、OSをカーネルメモリにロードし、OS内部のプログラム動作時にはカーネルメモリとMPUのみ動作を行い、高速実行を可能としたことを特徴とした高速PCシステム。
前のページに戻る