特許
J-GLOBAL ID:200903062414049495

同期型マルチポートメモリ

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-284844
公開番号(公開出願番号):特開2002-093173
出願日: 2000年09月20日
公開日(公表日): 2002年03月29日
要約:
【要約】【課題】 誤読出を防止することが可能なマルチ同期型ポートメモリを提供する。【解決手段】 書込ワード線WORD_Wを制御するNAND回路31、書込カラム選択線COL_Wを制御するNAND回路33、書込ビット線BIT_Wおよび/BIT_Wをそれぞれ駆動する書込ドライバWDLおよびWDRに、書込クロック信号CLK_Wの代わりに読出クロック信号CLK_Rの反転信号を与えることにより、読出ポートの読出動作中に書込ポートの書込動作を禁止するようにする。
請求項(抜粋):
メモリセルと、読出クロック信号に同期して前記メモリセルからデータ信号を読出す読出ポートと、書込クロック信号に同期して前記メモリセルにデータ信号を書込む書込ポートと、前記読出ポートの読出動作中に前記書込ポートの書込動作を禁止する書込禁止手段とを備える、同期型マルチポートメモリ。
IPC (3件):
G11C 11/41 ,  G11C 11/417 ,  G11C 11/413
FI (3件):
G11C 11/34 K ,  G11C 11/34 305 ,  G11C 11/34 341 A
Fターム (7件):
5B015HH01 ,  5B015JJ18 ,  5B015KB35 ,  5B015KB43 ,  5B015KB92 ,  5B015NN01 ,  5B015NN03

前のページに戻る