特許
J-GLOBAL ID:200903062546854230
シフトレジスタ回路およびそれを備える画像表示装置
発明者:
,
出願人/特許権者:
代理人 (3件):
吉田 茂明
, 吉竹 英俊
, 有田 貴弘
公報種別:公開公報
出願番号(国際出願番号):特願2005-097263
公開番号(公開出願番号):特開2006-277860
出願日: 2005年03月30日
公開日(公表日): 2006年10月12日
要約:
【課題】リーク電流に起因する誤動作を防止することが可能なシフトレジスタ回路、並びにそれを搭載するを表示装置を提供する。【解決手段】シフトレジスタ回路はその出力段に、出力端子OUT-第1クロック端子A間に接続するトランジスタT1、出力端子OUT-グラウンドGND間に接続するトランジスタT2を有する。トランジスタT1のゲート(ノードN1)-グラウンドGND間には、直列接続したトランジスタT4,T7が接続する。トランジスタT4,T7間のノードN3は、トランジスタT8を介して電源VDMに接続する。トランジスタT8のゲートはノードN1に接続しているため、トランジスタT4,T7がOFFしてノードN2のレベルが上昇すると、トランジスタT8がONしノードN3に所定の電圧が印加される。【選択図】図3
請求項(抜粋):
入力端子および出力端子と、
互いに位相の異なる第1および第2クロック信号がそれぞれ入力される第1および第2クロック端子と、
第1、第2および第3電圧がそれぞれ供給される第1、第2および第3電圧端子と、
前記出力端子と前記第1クロック端子との間に接続する第1トランジスタと、
前記出力端子と前記第1電圧端子との間に接続する第2トランジスタと、
前記第1トランジスタの制御電極が接続する第1ノードと、
前記第2トランジスタの制御電極が接続する第2ノードと、
前記第2クロック信号に同期して前記第1ノードに前記第1電圧を供給すると共に前記第2ノードに前記第3電圧を供給し、且つ、前記入力端子の入力信号に基づいて前記第1ノードに前記第2電圧を供給すると共に前記第2ノードに前記第1電圧を供給する駆動部とを備えるシフトレジスタ回路であって、
前記駆動部は、
前記第1ノードに前記第1電圧を供給するためのトランジスタであって、一方の主電極が前記第1ノードに接続すると共に制御電極が前記第2ノードに接続する第3トランジスタを含み、且つ、当該第3トランジスタが遮断状態になる期間内において、当該第3トランジスタの他方の主電極である第3ノードに前記第1電圧とは異なる所定の電圧が印加されるよう構成されている
ことを特徴とするシフトレジスタ回路。
IPC (5件):
G11C 19/28
, G02F 1/133
, G09G 3/20
, G09G 3/36
, G11C 19/00
FI (10件):
G11C19/28 D
, G02F1/133 550
, G09G3/20 612J
, G09G3/20 621A
, G09G3/20 622E
, G09G3/20 623H
, G09G3/20 670F
, G09G3/36
, G11C19/00 G
, G11C19/00 J
Fターム (23件):
2H093NC22
, 2H093NC34
, 2H093NC35
, 2H093ND41
, 5C006AF42
, 5C006AF43
, 5C006AF71
, 5C006AF72
, 5C006BB16
, 5C006BC03
, 5C006BC12
, 5C006BF03
, 5C006BF34
, 5C006FA16
, 5C006FA36
, 5C080AA10
, 5C080BB05
, 5C080DD09
, 5C080FF11
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
, 5C080JJ05
引用特許: