特許
J-GLOBAL ID:200903062597355476

安定化電源回路

発明者:
出願人/特許権者:
代理人 (1件): 梅田 勝
公報種別:公開公報
出願番号(国際出願番号):特願平5-249628
公開番号(公開出願番号):特開平7-104871
出願日: 1993年10月06日
公開日(公表日): 1995年04月21日
要約:
【要約】【目的】出力短絡時においても素子の破壊及び基板の発煙、燃焼といった事態を未然に防止できる高信頼性の安定化電源を提供することにある。【構成】出力端子の電位を監視し前記出力端子の短絡状態を検出する短絡検出回路2と、該短絡検出回路において前記出力端子の短絡状態を検出した際に出力を遮断する遮断回路4と、前記出力遮断状態を維持するフリップフロップ回路3と、電源投入時に前記フリップフロップ回路をリセットするイニシャルリセット回路1とを有することを特徴とする。
請求項(抜粋):
出力端子の電位を監視し前記出力端子の短絡状態を検出する短絡検出回路と、該短絡検出回路において前記出力端子の短絡状態を検出した際に出力を遮断する遮断回路と、前記出力遮断状態を維持するフリップフロップ回路と、電源投入時に前記フリップフロップ回路をリセットするイニシャルリセット回路とを有することを特徴とする安定化電源回路。
IPC (3件):
G05F 1/56 320 ,  H02H 3/24 ,  H02H 7/20
引用特許:
審査官引用 (4件)
  • 特開昭50-047149
  • パワーオンリセット回路
    公報種別:公開公報   出願番号:特願平3-295332   出願人:日本電気株式会社
  • 特開昭59-228426
全件表示

前のページに戻る