特許
J-GLOBAL ID:200903062785177720

位相制御回路

発明者:
出願人/特許権者:
代理人 (1件): 石田 長七 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-007304
公開番号(公開出願番号):特開平7-222434
出願日: 1994年01月26日
公開日(公表日): 1995年08月18日
要約:
【要約】【目的】3相交流電源の電圧位相順が逆順である場合の影響を無くす。【構成】3相交流電源と負荷とを接続する3線あるいはいずれか2線に、正負両方向で導通可能なスイッチング素子を挿入する。これら夫々のスイッチング素子をトリガパルスを発生する位相制御部Aとを備える。上記位相制御部が、任意の1相の線間電圧あるいは相電圧の電圧0V点を基準とし、各3相各々のトリガパルスを発生する。これにより、3相交流電源の電圧位相順に関係なく、各スイッチング素子の位相制御を行い、3相交流電源の電圧位相順が逆順である場合の影響を無くす。
請求項(抜粋):
3相交流電源と負荷とを接続する3線あるいはいずれか2線に挿入された正負両方向で導通可能なスイッチング素子と、これら夫々のスイッチング素子をトリガパルスを発生する位相制御部とを備え、上記位相制御部が、任意の1相の線間電圧あるいは相電圧の電圧0V点を基準とし、各3相各々のトリガパルスを発生して成ることを特徴とする位相制御回路。
IPC (2件):
H02M 1/084 ,  H02M 5/257

前のページに戻る