特許
J-GLOBAL ID:200903062805383144
デマルチプレクサ
発明者:
出願人/特許権者:
,
代理人 (1件):
鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平4-054716
公開番号(公開出願番号):特開平5-257640
出願日: 1992年03月13日
公開日(公表日): 1993年10月08日
要約:
【要約】【目的】本発明は、高速度のシフト動作をなくすることによって、高周波での動作余裕を広げることを最も主要な特徴とする。【構成】シリアルデータが所定のビット数のパラレルデータに変換されるためのこのビット数に等しい分周比を有し第1のクロック信号に同期する同期型分周回路11と、この同期型分周回路11の出力をエンコードするANDゲート回路22〜25と、このANDゲート回路22〜25の各出力のタイミングでシリアルデータDsを取り込むフリップフロップ回路12〜15と、このフリップフロップ回路12〜15前記フリップフロップ回路の出力にラッチをかけるフリップフロップ回路16〜19とで構成される。
請求項(抜粋):
シリアルデータが所定のビット数のパラレルデータに変換されるためのこのビット数に等しい分周比を有しクロック信号に同期する同期型分周回路と、前記同期型分周回路の出力をエンコードするエンコーダ回路と、前記エンコーダ回路の各出力のタイミングでシリアルデータを取り込むフリップフロップ回路と、前記フリップフロップ回路の出力にラッチをかけるラッチ回路とを具備したことを特徴とするデマルチプレクサ。
IPC (2件):
前のページに戻る