特許
J-GLOBAL ID:200903062928714641

キャパシタンス調整回路

発明者:
出願人/特許権者:
代理人 (1件): 大垣 孝
公報種別:公開公報
出願番号(国際出願番号):特願2002-330535
公開番号(公開出願番号):特開2004-166042
出願日: 2002年11月14日
公開日(公表日): 2004年06月10日
要約:
【課題】可変キャパシタのキャパシタンスを高精度に調整することができるキャパシタ調整回路を提供する。【解決手段】キャパシタ調整回路に、スイッチ109および負荷110を設ける。放電動作時には、スイッチ105が開き、スイッチ107,109が閉じる。これにより、可変キャパシタ106に対する放電と同時に、nMOSトランジスタ103のゲート・ドレイン間寄生キャパシタの放電が行われる。蓄電動作時には、スイッチ105が閉じ、スイッチ107,109が開く。これにより、可変キャパシタ106に電荷が蓄積され、端子電圧Vc が上昇する。放電動作時に寄生キャパシタの放電を行うことができるので、この寄生キャパシタの蓄積電荷が端子電圧Vc の端子電圧Vc に寄与することが無い。したがって、寄生キャパシタの影響を排除して、キャパシタンスの調整制度を向上させることができる。【選択図】 図1
請求項(抜粋):
一方の入力端子から参照電圧を入力する第1オペアンプと、 一方の主電極で第1電源ラインに接続され、他方の主電極で前記第1オペアンプの他方の入力端子に接続され、且つ、制御電極で前記第1オペアンプの出力端子に接続された第1トランジスタと、 一方の主電極で前記第1電源ラインに接続され、且つ、制御電極で前記第1オペアンプの前記出力端子に接続された第2トランジスタと、 一端で前記第1トランジスタの他方の主電極に接続され且つ他端で第2電源ラインに接続された抵抗素子と、 一端で前記第2トランジスタの前記他方の主電極に接続された第1スイッチと、 一端で前記第1スイッチの他端に接続され且つ他端で前記第2電源ラインに接続された可変キャパシタと、 一端で前記可変キャパシタの前記一端に接続され且つ他端で前記第2電源ラインに接続された第2スイッチと、 一方の入力端子で前記可変キャパシタの前記一端に接続され且つ他方の入力端子から前記参照電圧を入力する第2オペアンプと、 一端で前記第2トランジスタの前記他方の主電極に接続された第3スイッチと、 一端で前記第3スイッチの他端に接続され且つ他端で前記第2電源ラインに接続された負荷と、 前記第1〜第3スイッチの開/閉を制御し且つ前記第2オペアンプの出力値を順次格納する制御回路と、 を備えることを特徴とするキャパシタンス調整回路。
IPC (2件):
H03H11/12 ,  H03H11/04
FI (2件):
H03H11/12 B ,  H03H11/04 H
Fターム (13件):
5J098AA03 ,  5J098AA11 ,  5J098AA15 ,  5J098AB02 ,  5J098AC02 ,  5J098AC06 ,  5J098AC18 ,  5J098AC19 ,  5J098AC30 ,  5J098AD16 ,  5J098CA02 ,  5J098CB01 ,  5J098CB09
引用特許:
出願人引用 (3件)
  • 静電容量測定装置
    公報種別:公開公報   出願番号:特願平5-053291   出願人:新日本無線株式会社
  • 定電流ドライバ回路
    公報種別:公開公報   出願番号:特願2000-308853   出願人:富士通株式会社, 富士通ヴィエルエスアイ株式会社
  • 特許第6417737号
審査官引用 (2件)
  • 静電容量測定装置
    公報種別:公開公報   出願番号:特願平5-053291   出願人:新日本無線株式会社
  • 定電流ドライバ回路
    公報種別:公開公報   出願番号:特願2000-308853   出願人:富士通株式会社, 富士通ヴィエルエスアイ株式会社

前のページに戻る