特許
J-GLOBAL ID:200903063061743224

デジタル/アナログ変換回路

発明者:
出願人/特許権者:
代理人 (1件): 松隈 秀盛
公報種別:公開公報
出願番号(国際出願番号):特願平4-068480
公開番号(公開出願番号):特開平5-276048
出願日: 1992年03月26日
公開日(公表日): 1993年10月22日
要約:
【要約】【目的】 ミュート動作時にクリック音などのノイズが出力されない1ビット方式のデジタル/アナログ変換回路を提供する。【構成】 デジタルオーディオデータをデジタルフィルタ2によりオーバーサンプリングした後、ノイズシェーパ3によりビット圧縮し、ビット圧縮されたデータをパルス変換部4で出力パルスの数又は幅が変化する1ビットデータに変換し、変換されたデータをアナログフィルタ5により平滑化した後、アナログミュート回路6により所定時にミュートさせて出力させるデジタル/アナログ変換回路において、第1のミュート制御信号と、この第1のミュート制御信号よりアナログミュート回路6の応答時間に対応してタイミングが遅れた第2のミュート制御信号とを発生させ、第1のミュート制御信号をアナログミュート回路6に供給すると共に、第2のミュート制御信号をパルス変換部4に供給するようにした。
請求項(抜粋):
デジタルオーディオデータをデジタルフィルタによりオーバーサンプリングし、該オーバーサンプリングされたデータをノイズシェーパによりビット圧縮し、該ビット圧縮されたデータをパルス変換部で出力パルスの数又は幅が変化する1ビットデータに変換し、該変換された1ビットデータをアナログフィルタにより平滑化してアナログデータとし、該アナログデータをアナログミュート回路により所定時にミュートさせて出力させるデジタル/アナログ変換回路において、第1のミュート制御信号と、該第1のミュート制御信号より上記アナログミュート回路の応答時間に対応してタイミングが遅れた第2のミュート制御信号とを発生させ、第1のミュート制御信号を上記アナログミュート回路に供給すると共に、第2のミュート制御信号を少なくとも上記パルス変換部に供給するようにしたデジタル/アナログ変換回路。
IPC (2件):
H03M 3/02 ,  G11B 20/10 321

前のページに戻る