特許
J-GLOBAL ID:200903063364829350

A/Dコンバータ回路

発明者:
出願人/特許権者:
代理人 (1件): 伊丹 勝
公報種別:公開公報
出願番号(国際出願番号):特願平6-261927
公開番号(公開出願番号):特開平8-102676
出願日: 1994年09月30日
公開日(公表日): 1996年04月16日
要約:
【要約】【目的】 クリップの影響を除いて効果的なノイズ低減を図ったΔΣ変調方式のA/Dコンバータ回路を提供する。【構成】 ΔΣ変調器11は、入力アナログ信号をシリアルビット信号列に変換するもので、入力アナログ信号の最大値が帰還参照電圧に対して1/Aになるように利得が制限される。ΔΣ変調器11から出力されるシリアルビット信号列はディジタルフイルタ15に入力されて、入力アナログ信号に対応する低周波数成分が取出され、且つパラレルビットのディジタルデータに変換される。ディジタルフィルタ15の出力はハイパスフィルタ16に入力されて直流オフセットが除去される。その出力に対して乗算回路17により利得Aが掛けられる。
請求項(抜粋):
入力アナログ信号をシリアルビット信号列に変換する、入力アナログ信号の最大値が帰還参照電圧に対して1/Aになるように利得が制限されたΔΣ変調器と、このΔΣ変調器から出力されるシリアルビット信号列から前記入力アナログ信号に対応する低周波数成分を取り出してパラレルビットのディジタルデータに変換するディジタルフイルタと、このディジタルフィルタの出力から前記入力アナログ信号の直流オフセット成分を除去するハイパスフィルタと、このハイパスフィルタの出力に利得Aを掛ける乗算手段とを具備したことを特徴とするA/Dコンバータ回路。
IPC (2件):
H03M 3/02 ,  H03M 1/08
引用特許:
審査官引用 (6件)
  • 特開平2-211720
  • 特開昭62-169529
  • 特開平3-145822
全件表示

前のページに戻る