特許
J-GLOBAL ID:200903064008043799
制御装置
発明者:
出願人/特許権者:
代理人 (8件):
鈴江 武彦
, 河野 哲
, 中村 誠
, 蔵田 昌俊
, 峰 隆司
, 福原 淑弘
, 村松 貞男
, 橋本 良郎
公報種別:公開公報
出願番号(国際出願番号):特願2005-108797
公開番号(公開出願番号):特開2005-332370
出願日: 2005年04月05日
公開日(公表日): 2005年12月02日
要約:
【課題】制御プログラムを高速に実行可能な制御装置を提供する。【解決手段】本発明の一態様に係る制御装置は、連続して実行される処理命令に対して連続するアドレスが付された制御プログラムを、連続して実行される処理命令が並列に読出し可能なように分散して記憶する複数の制御プログラムメモリ191〜19nと、複数の制御プログラムメモリ191〜19nに対してアドレスを制御プログラム順に出力し、実行対象の処理命令以降の処理命令を先回りで読出すプログラムメモリ制御手段31と、プログラムメモリ制御手段31によって読出された処理命令を実行する演算手段30とを具備する。【選択図】 図2
請求項(抜粋):
連続して実行される処理命令に対して連続するアドレスが付された制御プログラムを、前記連続して実行される処理命令が並列に読出し可能なように分散して記憶する複数の制御プログラムメモリと、
前記複数の制御プログラムメモリに対して前記アドレスを制御プログラム順に出力し、実行対象の処理命令以降の処理命令を先回りで読出すプログラムメモリ制御手段と、
前記プログラムメモリ制御手段によって読出された処理命令を実行する演算手段と
を具備する制御装置。
IPC (1件):
FI (2件):
G05B19/05 S
, G05B19/05 W
Fターム (13件):
5H220AA01
, 5H220AA04
, 5H220BB03
, 5H220CC05
, 5H220CX01
, 5H220DD04
, 5H220DD07
, 5H220HH04
, 5H220JJ08
, 5H220JJ17
, 5H220JJ18
, 5H220JJ42
, 5H220JJ47
引用特許:
出願人引用 (1件)
審査官引用 (2件)
-
特開平3-296993
-
メモリの命令を読み出す処理装置
公報種別:公表公報
出願番号:特願平10-521161
出願人:フィリップスエレクトロニクスネムローゼフェンノートシャップ
前のページに戻る