特許
J-GLOBAL ID:200903064021177826

液晶表示装置及びその製造方法

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平7-302903
公開番号(公開出願番号):特開平9-146116
出願日: 1995年11月21日
公開日(公表日): 1997年06月06日
要約:
【要約】【課題】不良画素の修理を容易にし、点欠陥のない液晶パネルを提供する。【解決手段】液晶表示装置は液晶パネル12を具備し、これはアレイ基板52及び対向基板と基板間に挟まれた液晶層22とを有する。複数の信号線13と複数のアドレス線15との交点に対応して、アレイ基板52上に画素電極26とTFT32とを夫々有する複数の画素24がマトリックス状に配列される。画素電極26及びTFT32は、各画素ごとに島状に分離した複数のSiNx剥離層56と、剥離層56を覆うSOG被覆層58とを介してアレイ基板52上に配設される。画素電極26及びTFT32は剥離層56の輪郭内に配置される。剥離層56は被覆層58に対して選択的にエッチング可能である。不良画素72は剥離層56を利用して取り外され、スペア画素78と交換される。
請求項(抜粋):
アレイ基板及び対向基板と前記基板間に挟まれた液晶層とを有する液晶パネルを具備し、複数の信号線と複数のアドレス線との交点に対応して、前記アレイ基板上に画素電極と前記画素電極を前記信号線に接続するスイッチング素子とを夫々有する複数の画素がマトリックス状に配列された液晶表示装置において、前記画素電極及び前記スイッチング素子が、各画素ごとに島状に分離した複数の剥離層と、前記剥離層を覆う被覆層とを介して前記アレイ基板上に配設され、各画素の前記画素電極及び前記スイッチング素子が、各画素の前記剥離層の輪郭内に配置されることと、前記剥離層が前記被覆層に対して選択的にエッチングできることと、を特徴とする液晶表示装置。
IPC (2件):
G02F 1/136 500 ,  H01L 29/786
FI (2件):
G02F 1/136 500 ,  H01L 29/78 612 A
引用特許:
審査官引用 (1件)
  • 特開平3-249625

前のページに戻る