特許
J-GLOBAL ID:200903064293347437

マルチプロセッサシステムのための動作トレース時刻同期方式およびその方法

発明者:
出願人/特許権者:
代理人 (1件): 山下 穣平
公報種別:公開公報
出願番号(国際出願番号):特願平11-156639
公開番号(公開出願番号):特開2000-348007
出願日: 1999年06月03日
公開日(公表日): 2000年12月15日
要約:
【要約】【課題】 各プロセッサ間で共通の時刻を使用したトレースデータを生成できるようにする。【解決手段】 同期制御ボード20内のマイクロカウンタレジスタ25は、マイクロセカンドのオーダーで計時された各プロセッサ1〜nに共通の時刻を置数する。各プロセッサ1〜nは、必要に応じてマイクロカウンタレジスタ25を共通バス30を介して参照する。トレース時には、各プロセッサ内で発生したイベントの発生時刻をマイクロカウンタレジスタ25から読み取り、該時刻をイベント毎のトレースデータと対応付けたトレース情報のエントリを作成し、該トレース情報の各エントリを上記時刻を刻む時系列上に配列して主記憶装置10にトレース情報11として格納する。
請求項(抜粋):
複数のプロセッサと、前記複数のプロセッサに共有される主記憶装置と、前記複数のプロセッサに共通の時刻を計時する計時装置とが共通バスで接続され、前記計時装置が、時刻を計時する計時手段と、該計時手段により計時した時刻を置数する置数手段とを備え、前記複数のプロセッサの各々が、所定のイベント発生毎にトレースデータを作成するトレース手段と、前記イベント発生時の動作トレース時刻を前記置数手段から入力する時刻入力手段と、前記トレースデータと前記トレース時刻とを対応付けてトレース情報を作成し、該トレース情報を前記主記憶装置に格納するトレース情報格納手段と、を備えることを特徴とするマルチプロセッサシステムのための動作トレース時刻同期方式。
IPC (4件):
G06F 15/177 680 ,  G04G 7/00 ,  G06F 1/14 ,  G06F 11/30 310
FI (4件):
G06F 15/177 680 F ,  G04G 7/00 ,  G06F 11/30 310 A ,  G06F 1/04 352
Fターム (18件):
2F002AA00 ,  2F002AD01 ,  2F002AD03 ,  2F002AD07 ,  2F002DA00 ,  2F002FA16 ,  2F002GA11 ,  5B042GA11 ,  5B042GA38 ,  5B042HH30 ,  5B042MA08 ,  5B042MB01 ,  5B042MC35 ,  5B042MC40 ,  5B045AA00 ,  5B045BB12 ,  5B045BB50 ,  5B045CC09
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る