特許
J-GLOBAL ID:200903064347318233

スイッチングレギュレータ制御回路

発明者:
出願人/特許権者:
代理人 (1件): 松下 義治
公報種別:公開公報
出願番号(国際出願番号):特願2003-311093
公開番号(公開出願番号):特開2005-078557
出願日: 2003年09月03日
公開日(公表日): 2005年03月24日
要約:
【課題】 低電源電圧状態において、制御電圧を発生するスイッチングレギュレータ制御回路を提供する。【解決手段】 第1の低電圧誤動作防止回路と第2の低電圧誤動作防止回路を備えたスイッチングレギュレータ制御回路により、スイッチングレギュレータの起動・停止によるIC内部電源の生成過渡状態において、制御の誤動作によるシステムの劣化を防止する。【選択図】 図1
請求項(抜粋):
少なくとも基準電圧回路、三角波発振器、誤差増幅回路、PWMコンパレータ回路、出力バッファ回路、及び低電圧誤動作防止回路を備えたスイッチングレギュレータ制御回路において、前記低電圧誤動作防止回路は、電源電圧が第1の電圧レベルを検出したときに前記出力バッファ回路を制御する第1の低電圧誤動作防止回路と、電源電圧が第2の電圧レベルを検出したときに前記出力バッファ回路を制御する第2の低電圧誤動作防止回路を有するスイッチングレギュレータ制御回路。
IPC (1件):
G05F1/10
FI (1件):
G05F1/10 304H
Fターム (4件):
5H410EB09 ,  5H410GG01 ,  5H410HH02 ,  5H410LL04
引用特許:
審査官引用 (3件)

前のページに戻る