特許
J-GLOBAL ID:200903064402708135
画像処理機能および制御のためのプログラム式並列コンピュータ
発明者:
,
,
出願人/特許権者:
代理人 (1件):
山本 秀策
公報種別:公表公報
出願番号(国際出願番号):特願2000-588733
公開番号(公開出願番号):特表2002-532810
出願日: 1999年12月15日
公開日(公表日): 2002年10月02日
要約:
【要約】画像データを生成するセンサを含むデジタルカメラ。この装置は、感受された画像データを処理するための並列プロセッサをさらに含む。プログラム式並列計算回路は、生成された画像データに対する計算集約的画像処理機能を達成する。半導体効率的プログラム式並列計算構成を使用して、性能対ハードウェアコスト比をデジタル画像装置において最大化し、同時にデジタル画像製品の範疇内またはそれをまたがる範疇において高度な機能的柔軟性および製品多様性を可能にする。
請求項(抜粋):
画像に対応する画像データを生成するためのセンサと、 該画像データを処理するためのプロセッサであって、プロセッサエレメント(PE)間ネットワークによって接続された複数のPEを含み、該取得画像の処理をするように並列に作用するように構成された、該プロセッサと、 該処理された取得画像を保持するためのメモリと を含むデジタルカメラ装置。
IPC (9件):
G06T 1/20
, G06F 9/38 370
, G06F 15/16 610
, H04N 5/232
, H04N 5/907
, H04N 5/92
, H04N 7/24
, H04N 9/07
, H04N101:00
FI (9件):
G06T 1/20 B
, G06F 9/38 370 A
, G06F 15/16 610 A
, H04N 5/232 Z
, H04N 5/907 B
, H04N 9/07 C
, H04N101:00
, H04N 5/92 H
, H04N 7/13 Z
Fターム (85件):
5B013DD01
, 5B045AA01
, 5B045BB04
, 5B045DD12
, 5B045GG14
, 5B057BA02
, 5B057CA01
, 5B057CA08
, 5B057CA12
, 5B057CA16
, 5B057CB01
, 5B057CB08
, 5B057CB12
, 5B057CB16
, 5B057CC01
, 5B057CD00
, 5B057CE00
, 5B057CG00
, 5B057CH04
, 5C022AA12
, 5C022AA13
, 5C022AC03
, 5C022AC54
, 5C022AC79
, 5C022AC80
, 5C052GA02
, 5C052GA04
, 5C052GA07
, 5C052GA08
, 5C052GA09
, 5C052GB06
, 5C052GC05
, 5C052GC07
, 5C052GC10
, 5C052GD03
, 5C052GE06
, 5C053FA08
, 5C053FA09
, 5C053FA14
, 5C053FA21
, 5C053FA27
, 5C053FA29
, 5C053GA11
, 5C053GB06
, 5C053GB07
, 5C053GB19
, 5C053GB26
, 5C053GB32
, 5C053GB36
, 5C053GB37
, 5C053HA22
, 5C053HA29
, 5C053HA33
, 5C053JA21
, 5C053KA01
, 5C053KA08
, 5C053KA21
, 5C053KA24
, 5C053LA02
, 5C053LA11
, 5C053LA15
, 5C059MA00
, 5C059MA23
, 5C059MC11
, 5C059ME02
, 5C059NN01
, 5C059SS15
, 5C059UA31
, 5C065AA01
, 5C065AA03
, 5C065BB14
, 5C065BB40
, 5C065BB48
, 5C065CC02
, 5C065CC03
, 5C065CC10
, 5C065DD02
, 5C065DD15
, 5C065FF02
, 5C065FF03
, 5C065GG18
, 5C065GG29
, 5C065GG32
, 5C065GG49
, 5C065HH01
前のページに戻る