特許
J-GLOBAL ID:200903064440128487

時分割多重化システムにおけるメモリバッファアクセス方法および装置

発明者:
出願人/特許権者:
代理人 (1件): 矢野 敏雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-145283
公開番号(公開出願番号):特開2000-036798
出願日: 1999年05月25日
公開日(公表日): 2000年02月02日
要約:
【要約】【課題】 公知のシステムよりも少ない構成部品しか使用しない、TDMシステム内のパラレルデータをシリアルデータでアクセスするためのシステムを提供すること【解決手段】 時分割多重化(TDM)システムにおけるシリアルデータ流をバッファリングするための装置において、複数のシリアルビットをシフトして、所定の長さのマルチビットデータワードを生成する手段が設けられており、該マルチビットデータは、シリアルビット周期の倍数である遅延インターバルに基づく所定の長さを有し、さらに前記マルチビットデータワードよりも長さの短い、前記マルチビットデータワードの所定のビットスライスを記憶する手段と設けられていること特徴とする時分割多重化(TDM)システムにおけるシリアルデータ流バッファリング装置を構成する。
請求項(抜粋):
時分割多重化(TDM)システムにおけるシリアルデータ流をバッファリングするための装置において、複数のシリアルビットをシフトして、所定の長さのマルチビットデータワードを生成する手段が設けられており、該マルチビットデータワードの前記長さは、シリアルビット周期の倍数である遅延インターバルに基づき、さらに前記マルチビットデータワードよりも長さの短い、前記マルチビットデータワードの所定のビットスライスを記憶する手段とが設けられていることを特徴とするシリアルデータ流バッファリング装置。
IPC (2件):
H04J 3/04 ,  H04L 13/08
FI (2件):
H04J 3/04 Z ,  H04L 13/08

前のページに戻る