特許
J-GLOBAL ID:200903064458608060

位相同期ループ回路

発明者:
出願人/特許権者:
代理人 (1件): ▲柳▼川 信
公報種別:公開公報
出願番号(国際出願番号):特願平6-205853
公開番号(公開出願番号):特開平8-079064
出願日: 1994年08月31日
公開日(公表日): 1996年03月22日
要約:
【要約】【目的】 チップの面積をできるだけ小さくし、集積回路のコストを削減できる位相同期ループ回路を実現する。【構成】 位相を変化制御するための電圧を発生する基準電圧源10及び11をループフィルタ200内に設ける。電圧制御発振回路100の出力と基準入力との位相比較結果に応じて、基準電圧源10及び11の発生電圧を電圧制御発振回路100に印加する。【効果】 抵抗素子を用いていないので、チップの面積が小さくなり、集積回路のコストを削減できる
請求項(抜粋):
印加される電圧に応じて出力の発振周波数を変化制御する電圧制御発振手段を含む位相同期ループ回路であって、前記出力と基準入力との位相を比較する位相比較手段と、前記位相を変化制御するための少なくとも2種類の電圧を発生する基準電圧源と、これら発生電圧を位相比較結果に応じて前記電圧制御発振手段に印加する電圧印加制御手段とを有することを特徴とする位相同期ループ回路。
引用特許:
審査官引用 (2件)
  • 特開平1-289317
  • 特開平4-111532

前のページに戻る