特許
J-GLOBAL ID:200903064504974751
伝送品質監視OAM機能の無瞬断二重化切替回路
発明者:
,
,
出願人/特許権者:
代理人 (1件):
宮田 金雄 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-050128
公開番号(公開出願番号):特開平9-247162
出願日: 1996年03月07日
公開日(公表日): 1997年09月19日
要約:
【要約】【課題】 ATMの二重化された伝送品質監視OAM機能を現用系から予備系へ切り替える際にデータの連続性を失わずに切替えられる無瞬断切替回路を得る。【解決手段】 自系が現用系である場合、OAMセル組立・挿入回路31は外部からセルを入力する都度、BIP値等のデータをRAM13から読み出してBIP値演算を行い、演算結果を出力データセレクタ37を介してRAM13へ出力する。RAM13は伝送品質監視OAMセル組立情報を格納する。また、OAMセル組立・挿入回路31はOAMセル送出命令が出された後の最初の空きセルを入力した時に伝送品質監視OAMセルを組立て、この伝送品質監視OAMセルをこの空きセルの代わりに出力セルとして出力する。また、OAMセル送出命令ライトアドレスカウンタ34の値とOAMセル送出命令リードアドレスカウンタ35の値は予備系へ出力され、カウンタの内容を一致させる為に用いられる。
請求項(抜粋):
非同期転送モード(ATM)の0系と1系とから成る二重化された伝送品質監視OAM処理手段のそれぞれが、端末やATM交換機などの外部装置(以下外部と略す)からセルを入力する都度、伝送品質監視OAM機能の処理を行なう伝送品質監視OAM処理回路と、伝送品質監視OAMセル組立て情報又は伝送品質監視受信情報を格納するRAM(Random Access Memory)と、を有し、上記0系の伝送品質監視OAM処理回路から出力されたRAMアドレスと上記1系の伝送品質監視OAM処理回路から出力されたRAMアドレスの内の一方を選択し上記RAMへ出力するアドレスセレクタと、上記0系の伝送品質監視OAM処理回路から出力されたRAM制御信号と上記1系の伝送品質監視OAM処理回路から出力されたRAM制御信号の内の一方を選択し上記RAMへ出力する制御信号セレクタと、上記0系の伝送品質監視OAM処理回路から出力されたRAMデータと上記1系の伝送品質監視OAM処理回路から出力されたRAMデータの内の一方を選択し上記RAMへ出力するデータセレクタと、を備え、自系が予備系で他系が現用系である場合に、上記アドレスセレクタ、制御信号セレクタおよびデータセレクタは上記他系から入力されるRAMアドレス、RAM制御信号およびRAMデータを選択することを特徴とする伝送品質監視OAM機能の無瞬断二重化切替回路。
IPC (2件):
FI (2件):
前のページに戻る