特許
J-GLOBAL ID:200903064527548474

差動入力型受信回路

発明者:
出願人/特許権者:
代理人 (1件): 岡本 啓三
公報種別:公開公報
出願番号(国際出願番号):特願平5-043966
公開番号(公開出願番号):特開平6-260845
出願日: 1993年03月04日
公開日(公表日): 1994年09月16日
要約:
【要約】【目的】 本発明は差動入力型受信回路の改善に関し、差動入力段とその出力段とに動作許可信号を供給して増幅出力機能を制御し、受信機能の停止状態時の消費電力を極力低減することを目的とする。【構成】 2つの入力信号IN1,IN2の差動増幅をする差動増幅回路11と、差動増幅された信号レベルを動作許可信号IN3に基づいて出力する出力制御回路12とを具備し、差動増幅回路11に機能制御素子13が設けられ、機能制御素子13が動作許可信号IN3に基づいて差動増幅回路11の増幅機能を制御することを含み構成し、例えば、機能制御素子13がn型の電界効果トランジスタTNから成り、該トランジスタTNが差動増幅回路11に設けられた差動点cと定電流源Ioとの間に接続され、該トランジスタTNのゲートに動作許可信号IN3が供給されることを含み構成する。
請求項(抜粋):
2つの入力信号(IN1,IN2)の差動増幅をする差動増幅回路(11)と、前記差動増幅された信号レベルを動作許可信号(IN3)に基づいて出力する出力制御回路(12)とを具備し、前記差動増幅回路(11)に機能制御素子(13)が設けられ、前記機能制御素子(13)が動作許可信号(IN3)に基づいて差動増幅回路(11)の増幅機能を制御することを特徴とする差動入力型受信回路。
IPC (6件):
H03F 1/02 ,  H03F 3/45 ,  H03F 3/72 ,  H03G 3/30 ,  H03K 19/0175 ,  H04L 25/02

前のページに戻る