特許
J-GLOBAL ID:200903064685520293
低消費電力ダイナミック回路
発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2000-338282
公開番号(公開出願番号):特開2002-109889
出願日: 2000年09月30日
公開日(公表日): 2002年04月12日
要約:
【要約】 (修正有)【課題】ダイナミックなワイアード回路は、デコーダや連想メモリ回路にもちいられることが多く、きわめて多数の検出回路に対してドライバーラインを駆動することになり、この消費電力が問題となる。【解決手段】本発明は、予め電荷を蓄積する電荷蓄積手段と、この電位蓄積手段に電荷を供給するための第1のスイッチと、前期蓄積手段と第2のスイッチで結合された電位検出ノードと、この電位検出ノードに接続され、その電位を変化せしめる電位変化手段と、この電位変化手段を制御する制御信号線と、前期トランジスタ前期電位検出ノードの電位を検出する電位検出手段とを有し、前期電位蓄積手段に蓄積された電荷が前期電位検出ノードに注入されているときは、前期第1のスイッチが閉じていることを特徴とする低消費電力ダイナミック回路である。
請求項(抜粋):
予め電荷を蓄積する電荷蓄積手段と、この電位蓄積手段に電荷を供給するための第1のスイッチと、前期蓄積手段と第2のスイッチで結合された電位検出ノードと、この電位検出ノードに接続され、その電位を変化せしめる電位変化手段と、この電位変化手段を制御する制御信号線と、前期トランジスタ前期電位検出ノードの電位を検出する電位検出手段とを有し、前期電位蓄積手段に蓄積された電荷が前期電位検出ノードに注入されているときは、前期第1のスイッチが閉じていることを特徴とする低消費電力ダイナミック回路。
IPC (4件):
G11C 15/04
, G11C 15/04 631
, G11C 17/00
, G11C 16/06
FI (4件):
G11C 15/04 Z
, G11C 15/04 631 F
, G11C 17/00 C
, G11C 17/00 633 A
Fターム (4件):
5B003AC08
, 5B003AD08
, 5B025AD02
, 5B025AE06
前のページに戻る