特許
J-GLOBAL ID:200903064768491490
コンピュータシステム及びシステム基板
発明者:
出願人/特許権者:
代理人 (1件):
須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願平11-199357
公開番号(公開出願番号):特開2001-022476
出願日: 1999年07月13日
公開日(公表日): 2001年01月26日
要約:
【要約】【課題】 高速でデータ処理が行われるメインメモリ等の搭載部分の基板設計において、設計的自由度を向上させることのできるパソコンを提供する。【解決手段】 メモリチップ15が実装されたメモリ基板16が装着されるメモリソケット14と、メモリソケット14に装着されたメモリ基板16上のメモリチップ14へのアクセスを制御するメモリコントローラ7と、メモリソケット14に装着されたメモリ基板16上のメモリチップ15とメモリコントローラ7のチップとの間を伝送される複数の信号の伝送距離が、それぞれ同一の伝送距離となるよう長さ調整され配線された複数の配線パターン17とを備えたマザーボード4を有するパソコン1を提供する。これにより、メモリ基板16側では信号線の配線長の調整を行う必要がなく自由に配線パターン18を引くことができる。
請求項(抜粋):
集積回路チップが実装された第1の基板が装着されるソケットと、前記ソケットに装着された前記第1の基板上の前記集積回路チップへのアクセスを制御する制御回路チップと、前記ソケットに装着された前記第1の基板上の前記集積回路チップと前記制御回路チップとの間を伝送される複数の信号の伝送距離が、それぞれほぼ同一の伝送距離となるよう長さ調整され配線された複数の配線パターンとを備えた第2の基板を有することを特徴とするコンピュータシステム。
IPC (3件):
G06F 1/18
, G06F 12/16
, H05K 1/14
FI (3件):
G06F 1/00 320 G
, G06F 12/16 B
, H05K 1/14 H
Fターム (12件):
5B018GA04
, 5B018HA31
, 5B018MA01
, 5B018NA02
, 5B018QA20
, 5E344AA01
, 5E344BB02
, 5E344BB06
, 5E344CC03
, 5E344CD18
, 5E344DD07
, 5E344EE08
前のページに戻る