特許
J-GLOBAL ID:200903065150631823
サンプリング回路および画像表示装置
発明者:
,
,
出願人/特許権者:
代理人 (1件):
山本 秀策
公報種別:公開公報
出願番号(国際出願番号):特願平8-193748
公開番号(公開出願番号):特開平9-134970
出願日: 1996年07月23日
公開日(公表日): 1997年05月20日
要約:
【要約】【課題】 CMOS構成のサンプリング回路において、データ信号の書き込みレベルを、高電位側と低電位側とで対称的にして、フリッカーなどの発生を抑える。【解決手段】 サンプリング回路SMPを構成するnチャネル型トランジスタNM’とpチャネル型トランジスタPM’において、μ×W/LとW×L(μ:移動度、W:チャネル幅、L:チャネル長)の値を共に、nチャネル型トランジスタNM’とpチャネル型トランジスタPM’とでほぼ等しくすることにより、データの書き込み速度と、書き込み終了時の電位変動を揃え、書き込み完了時における高電位側のデータ信号と低電位側のデータ信号を対称的にすることができる。このサンプリング回路SMPを、反転駆動表示を行う画像表示装置に適用することにより、正電位側と負電位側の画像信号が対称的になるので、フリッカーなどの発生を抑えた高品位表示が可能な画像表示装置を実現することが可能となる。
請求項(抜粋):
並列に接続されたnチャネル型トランジスタとpチャネル型トランジスタからなり、タイミング信号に基づいてアナログ信号のサンプリングを行うCMOS構成のサンプリングスイッチ素子を有するサンプリング回路において、該nチャネル型トランジスタとpチャネル型トランジスタの駆動力がほぼ同一であり、かつ、該nチャネル型トランジスタとpチャネル型トランジスタの容量に起因する遮断時の引き込み電圧がほぼ同一である構成としたサンプリング回路。
IPC (7件):
H01L 21/8238
, H01L 27/092
, G02F 1/133 550
, G09G 3/36
, H01L 29/786
, H03K 17/687
, H04N 5/66 102
FI (7件):
H01L 27/08 321 L
, G02F 1/133 550
, G09G 3/36
, H04N 5/66 102 B
, H01L 29/78 612 B
, H01L 29/78 613 A
, H03K 17/687 G
引用特許:
前のページに戻る