特許
J-GLOBAL ID:200903065153336059

サブレンジング型A/D変換器

発明者:
出願人/特許権者:
代理人 (1件): 宮田 金雄 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-112662
公開番号(公開出願番号):特開平9-298464
出願日: 1996年05月07日
公開日(公表日): 1997年11月18日
要約:
【要約】【課題】 フィードバック線の電圧変動による差動増幅器の入出力線及びトランジスタ素子への影響を低減させて、差動増幅器の動作精度の劣化を抑えて、A/D変換の性能を向上させる。【解決手段】 上位と下位の2段階に分けてA/D変換を実行し、上位A/D変換の結果に応じて下位のA/D変換を行うための制御信号を、A/D変換の判定を実行するディジタル論理回路部から、それぞれ複数の差動増幅器を備えた複数の電圧比較器内のフィードバック線を介して、複数の参照電圧を発生する参照電圧発生回路のスイッチ群の制御端子に帰還させるサブレンジング型A/D変換器である。各差動増幅器は、差動増幅を実行する複数のトランジスタを備え、各差動増幅器において、複数のトランジスタは、フィードバック線を軸として対称的に配置された。
請求項(抜粋):
上位と下位の2段階に分けてA/D変換を実行し、上位A/D変換の結果に応じて下位のA/D変換を行うための制御信号を、A/D変換の判定を実行するディジタル論理回路部から、それぞれ複数の差動増幅器を備えた複数の電圧比較器内のフィードバック線を介して、複数の参照電圧を発生する参照電圧発生回路のスイッチ群の制御端子に帰還させるサブレンジング型A/D変換器において、上記各差動増幅器は、差動増幅を実行する複数のトランジスタを備え、上記各差動増幅器において、上記複数のトランジスタは、上記フィードバック線を軸として対称的に配置されたことを特徴とするサブレンジング型A/D変換器。
IPC (3件):
H03M 1/14 ,  H03F 3/45 ,  H03M 1/34
FI (3件):
H03M 1/14 A ,  H03F 3/45 Z ,  H03M 1/34

前のページに戻る