特許
J-GLOBAL ID:200903065307420309

ミキサ回路

発明者:
出願人/特許権者:
代理人 (1件): 須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願平9-111421
公開番号(公開出願番号):特開平10-303649
出願日: 1997年04月28日
公開日(公表日): 1998年11月13日
要約:
【要約】【課題】 DCオフセットを抑圧し好適な受信性能を得るミキサを提供する。【解決手段】 ミキサ2より出力されるベースバンド信号を、A/D変換器6でデジタルベースバンド信号に変換し、平均化回路7にてこれのDC平均値を検出し、サンプルホールド回路8に出力する。ここで、所望のタイミングでこの平均出力を取込・保持し、保持出力とミキサ2のDC設計値との差分電圧を相殺するようにミキサ2を制御し、DCオフセットを除去した乗算出力をミキサ2より得る。
請求項(抜粋):
周波数変換される被周波数変換入力信号と該入力信号のセンター周波数の単一キャリアを発生する手段から単一キャリアとをそれぞれ入力してベースバンド周波数帯へ周波数変換する乗算器と、前記乗算器の乗算出力をデジタル乗算出力として得る手段と、前記デジタル乗算手段のデジタル乗算出力から前記乗算器の乗算出力の直流電圧成分を検出する検出手段と、前記直流電圧成分を所望のタイミングで読み込み・保持する読込・保持手段とからなり、前記読込・保持手段により保持された電圧平均値と所望の前記乗算器の出力電位の差分だけ補正するよう、前記乗算器の出力電位を制御してなることを特徴とするミキサ回路。
IPC (2件):
H03D 7/00 ,  H04L 27/22
FI (3件):
H03D 7/00 B ,  H03D 7/00 D ,  H04L 27/22 Z
引用特許:
審査官引用 (2件)

前のページに戻る