特許
J-GLOBAL ID:200903065404725637

入力回路

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願平8-358023
公開番号(公開出願番号):特開平10-200347
出願日: 1996年12月29日
公開日(公表日): 1998年07月31日
要約:
【要約】【課題】 バイポーラトランジスタを用いて低雑音性と高線形性に共に優れた入力回路を提供することを目的とする。【解決手段】 無信号時にコレクタ電流Ioが流れる第1及び第2のトランジスタQ1及びQ2を備える差動トランジスタ対と、第1及び第2のトランジスタQ1及びQ2のベース電位をバイアスするバイアス電源VBと、バイアス電源の出力VBにそれぞれ重畳した第1及び第2の入力信号電圧vin及び-vinを差動的に第1及び第2のトランジスタQ1及びQ2のベースに印加する入力手段と、差動トランジスタ対(Q1,Q2)の共通エミッタに接続され、微分抵抗REを備えるインピーダンス回路と、第1及び第2のトランジスタQ1及びQ2のコレクタ電流IC1及びIC2から差動的に出力信号Voを得る出力手段とを有して構成する。
請求項(抜粋):
エミッタが共通に接続され、無信号時にコレクタ電流(Io)が流れる第1及び第2のトランジスタを備える差動トランジスタ対と、前記第1及び第2のトランジスタのそれぞれのベース電位をバイアスするバイアス電源と、前記バイアス電源の出力にそれぞれ重畳した第1及び第2の入力信号電圧を差動的に前記第1及び第2のトランジスタのそれぞれのベースに印加する入力手段と、前記差動トランジスタ対の共通エミッタに接続され、微分抵抗を備えるインピーダンス回路と、前記第1及び第2のトランジスタのコレクタ電流から差動的に出力信号を得る出力手段と、を有し、前記第1及び第2のトランジスタの無信号時のコレクタ電流の和(2×Io)と前記インピーダンス回路の微分抵抗の積が、前記第1及び第2のトランジスタの熱電圧の概略1/2倍以上で、1倍以下の値に設定される入力回路。
IPC (2件):
H03F 3/45 ,  H04B 1/18
FI (2件):
H03F 3/45 Z ,  H04B 1/18 C

前のページに戻る