特許
J-GLOBAL ID:200903065584843977
プリンタ制御装置
発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2000-065816
公開番号(公開出願番号):特開2001-253124
出願日: 2000年03月10日
公開日(公表日): 2001年09月18日
要約:
【要約】【課題】 エミュレーションが展開するページが、出力制御部が出力するページより大きい場合のように、複数の展開されたページを合成して出力することが要求されるアプリケーションに対応していない。【解決手段】 ホストインターフェイスを制御する入力制御部と、入力制御部より転送されたデータを解析しビットマップイメージに展開するエミュレーションと、ビットマップイメージを読み出しプリンタエンジンへ送出する出力制御部を有し、ページ単位に印刷を行うプリンタ制御装置において、連続した複数のページメモリを保持するページメモリプールと、ビットマップイメージ展開用のワーク展開メモリと、それぞれを管理するページメモリ管理部を設けたことを特徴とするプリンタ制御装置とする。
請求項(抜粋):
ホストインターフェイスを制御する入力制御部と、入力制御部より転送されたデータを解析しビットマップイメージに展開するエミュレーションと、ビットマップイメージを読み出しプリンタエンジンへ送出する出力制御部を有し、ページ単位に印刷を行うプリンタ制御装置において、連続した複数のページメモリを保持するページメモリプールと、ビットマップイメージ展開用のワーク展開メモリと、それぞれを管理するページメモリ管理部を設けたことを特徴とするプリンタ制御装置。
IPC (4件):
B41J 5/30
, B41J 29/38
, G06F 3/12
, H04N 1/21
FI (4件):
B41J 5/30 Z
, B41J 29/38 Z
, G06F 3/12 B
, H04N 1/21
Fターム (20件):
2C061HJ06
, 2C061HK07
, 2C061HN15
, 2C087AB05
, 2C087BA03
, 2C087BC05
, 2C087BC07
, 2C087BD07
, 2C087BD46
, 5B021AA01
, 5B021DD05
, 5B021DD06
, 5C073AA02
, 5C073AA04
, 5C073BB02
, 5C073BC03
, 9A001BB03
, 9A001HH28
, 9A001JJ35
, 9A001KK42
前のページに戻る