特許
J-GLOBAL ID:200903065619824911
発光素子アレイ、発光装置および画像形成装置
発明者:
出願人/特許権者:
代理人 (1件):
西教 圭一郎
公報種別:公開公報
出願番号(国際出願番号):特願2006-356512
公開番号(公開出願番号):特開2008-166610
出願日: 2006年12月28日
公開日(公表日): 2008年07月17日
要約:
【課題】 少ない駆動用ICで時分割駆動することができる発光素子アレイ、およびこの発光素子アレイを備える小形な発光装置、ならびにこの発光装置を備える画像形成装置を提供する。【解決手段】 スイッチ用サイリスタSと、スイッチ用サイリスタSのゲート電極gsに個別に接続されるn個の発光禁止部Dおよびn本のゲート横配線GHと、n本のゲート横配線GHのうちのいずれか1つとNゲートgtが接続される複数の発光用サイリスタTとを含んで発光素子アレイチップ1を構成する。スイッチ用サイリスタSのアノードasに共通の選択信号が入力されている発光素子アレイチップ1を発光させることができるので、発光信号および制御信号を複数の発光素子アレイチップ1間で共用する時分割駆動を実現することができる。【選択図】 図1
請求項(抜粋):
(a)制御信号が入力される第1電極と、選択信号が入力される第2電極と、第3電極とを備え、前記第2電極に選択信号が入力され、かつ前記第1電極に制御信号が入力されることによって第3電極に活性信号が出力されるn(記号「n」は2以上の整数)個のスイッチ素子と、
(b)前記第3電極に個別にそれぞれ接続され、前記制御信号および前記選択信号のうちの少なくともいずれか一方が前記スイッチ素子に入力されていない状態で、不活性信号を出力するn個の発光禁止手段と、
(c)前記第3電極に個別にそれぞれ接続されるn本の信号伝送路と、
(d)発光信号が与えられる第4電極と、第5電極と、前記n本の信号伝送路のうちのいずれか1つに接続される第6電極とを備え、前記第5電極を相互に共通の電極とし、前記第6電極に活性信号が入力され、かつ前記第4電極に前記発光信号が入力されることによって発光し、前記第6電極に前記不活性信号が入力されると発光が禁止される複数の発光素子とを含み、
(e)前記n個のスイッチ素子の第2電極は、選択信号を入力する選択信号入力端子に接続されることを特徴とする発光素子アレイ。
IPC (4件):
H01L 33/00
, B41J 2/44
, B41J 2/45
, B41J 2/455
FI (3件):
H01L33/00 B
, H01L33/00 J
, B41J3/21 L
Fターム (24件):
2C162AF60
, 2C162AH82
, 2C162AH84
, 2C162FA04
, 2C162FA17
, 2C162FA23
, 5F041AA42
, 5F041AA47
, 5F041BB03
, 5F041BB12
, 5F041BB33
, 5F041CA07
, 5F041CA34
, 5F041CA36
, 5F041CA65
, 5F041CA66
, 5F041CB11
, 5F041CB16
, 5F041CB23
, 5F041CB33
, 5F041CB36
, 5F041DB08
, 5F041EE15
, 5F041FF13
引用特許: