特許
J-GLOBAL ID:200903065786513910

マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 田澤 博昭 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-283493
公開番号(公開出願番号):特開平6-111032
出願日: 1992年09月30日
公開日(公表日): 1994年04月22日
要約:
【要約】【目的】 フラッシュメモリを内蔵したマイクロコンピュータであって、プリント基板に実装したままで容易にフラッシュメモリ内のプログラムを書き換えることのできるものを得る。【構成】 受信シフトレジスタ24および受信バッファ25を有するSIO回路23は、直列データで与えられるコマンド、アドレスおよび書換えデータを並列変換し、それらを各ラッチに転送する。W-E-R回路2は、各ラッチにラッチされたデータを用いてフラッシュメモリ1のデータ書換えを行う。
請求項(抜粋):
電気的書き込み一括消去可能な読み出し専用メモリであるフラッシュメモリと、前記フラッシュメモリに対する書き込みまたは消去を指定するコマンドを保持するコマンドラッチと、前記フラッシュメモリに対する書き込みデータを保持するデータラッチと、前記フラッシュメモリの書き込みまたは消去対象のアドレスを保持するアドレスラッチと、前記アドレスラッチ内のアドレスデータに従って前記フラッシュメモリに対する前記データラッチ内のデータの書き込みまたは前記フラッシュメモリの消去を行う書き込み-消去-読み出し回路と、前記コマンドラッチ内のデータに従って書き込みまたは消去の指示を前記書き込み-消去-読み出し回路に与える制御回路とを備えたマイクロコンピュータにおいて、前記コマンド、アドレスデータおよび書き込みデータ入力用のシリアル入力端子と、前記シリアル入力端子に与えられたデータを並列変換して前記コマンドラッチ、アドレスラッチまたはデータラッチに供給するシリアルデータ通信回路とを備えたことを特徴とするマイクロコンピュータ。
IPC (2件):
G06F 15/78 510 ,  G06F 12/00 550
引用特許:
審査官引用 (5件)
  • 特開平4-114289
  • 特開昭63-061358
  • 特開平3-288283
全件表示

前のページに戻る