特許
J-GLOBAL ID:200903065869340448

記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願平5-002424
公開番号(公開出願番号):特開平5-324486
出願日: 1993年01月11日
公開日(公表日): 1993年12月07日
要約:
【要約】【目的】 簡易な構成で、多数のユーザに対処可能な強力な読出し禁止機能を実現することのできる記憶装置を提供する。【構成】 リセット後に、引き続いて所定のアドレスをアクセスすることによって、M8に格納されている所定情報が読出され、この所定情報によりフリップフロップ10、11、NORゲート12、13等からなる論理回路でM4〜M7を外部からアクセスすることが可能となる。
請求項(抜粋):
メインシステム側からアドレスバスに所定のアドレス信号を送り情報を読み書きする記憶装置であって、前記アドレスバスに接続され前記アドレス信号に対応した情報を格納するためのユーザ記憶手段と、複数の所定のアドレスにアクセス許可用の所定の情報が書き込まれているアクセス制限用記憶手段を備え、前記記憶装置のリセットに引き続き、前記メインシステム側から前記複数の所定のアドレス信号を所定順序で前記アドレスバスに送った場合には前記メインシステム側から前記ユーザ記憶手段へのアクセスを可能にし、その他の場合には前記ユーザ記憶手段へのアクセスを禁止するユーザメモリアクセス制限手段とを具備したことを特徴とする記憶装置。
IPC (2件):
G06F 12/14 320 ,  G06F 12/14
引用特許:
審査官引用 (9件)
  • 特開昭57-135500
  • 特開昭56-079351
  • 特開平1-282656
全件表示

前のページに戻る