特許
J-GLOBAL ID:200903065953123428

明示的なライン置換え操作が可能なキャッシュメモリとその制御方法

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願平4-229132
公開番号(公開出願番号):特開平6-059977
出願日: 1992年08月05日
公開日(公表日): 1994年03月04日
要約:
【要約】【目的】 命令サイズの増大によって実行時間が増加せず,明示的なライン置換え操作が可能なキャッシュメモリとその制御方法を提供する。【構成】 プロセッサの命令セット中に命令置換え優先順位指定フィールド(IRL)1を設け、プロセッサのロード/ストア命令セット中にデータ置換え優先順位指定フィールド(DRL)2を設け、キャッシュメモリの各エントリ中に置換え優先順位情報(IRI)51〜54を設け、キャッシュメモリにおける命令あるいはデータのライン置換え時に命令セット中の上記命令置換え優先順位指定フィールドあるいは上記データ置換え優先順位指定フィールドと当該エントリ中の上記置換え優先順位情報を比較していずれのラインの置換えを行うかを決定する機構を設ける。
請求項(抜粋):
キャッシュメモリを有する計算機システムにおいて、プロセッサの命令セット中に命令置換え優先順位指定フィールドを有し、プロセッサのロード/ストア命令セット中にデータ置換え優先順位指定フィールドを有し、キャッシュメモリの各エントリ中に置換え優先順位情報を有し、キャッシュメモリにおける命令あるいはデータのライン置換え時に上記命令置換え優先順位指定フィールドあるいは上記データ置換え優先順位指定フィールドと上記置換え優先順位情報とを比較していずれのラインの置換えを行うかを決定する機構を有することを特徴とするキャッシュメモリ。
引用特許:
審査官引用 (4件)
  • 特開平4-069751
  • 特開昭52-002342
  • 特開平4-069751
全件表示

前のページに戻る