特許
J-GLOBAL ID:200903065994512897

複数電源対応型ゲートアレイ

発明者:
出願人/特許権者:
代理人 (1件): 高矢 諭 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-158755
公開番号(公開出願番号):特開平7-130969
出願日: 1993年06月29日
公開日(公表日): 1995年05月19日
要約:
【要約】【目的】 高電圧電源とする際には、トランジスタ等の素子の印加電圧による破損等によった信頼性の低下を抑えると共に、低電圧電源とする際には、動作速度の向上を図る。【構成】 PチャネルMOSトランジスタTp 1及びNチャネルMOSトランジスタTn 1によって、入力バッファとして用いられるインバータゲートが構成される。PチャネルMOSトランジスタTpt1は、5.0ボルトの高電圧電源供給とした際には、前記PチャネルMOSトランジスタTp 1に対して図示される如く直列接続し、素子に印加される電圧を制御する。一方、3.3ボルト等の低電圧電源供給とした際には、前記PチャネルMOSトランジスタTpt1は前記PチャネルMOSトランジスタTp 1に並列接続し、次段の負荷駆動の補助を行う。
請求項(抜粋):
共通化されて作り込まれているトランジスタ等に対して、これよりも上層のカスタム化された配線層を用いて所望の論理機能を実現した基本セルを単位とし、単一の基板上に該基本セルを複数並べて作り込んだ複数電源対応型ゲートアレイにおいて、前記基本セルが、より高い電圧の高電圧電源供給時には、当該セル内の素子に印加される電圧の制御を目的として用いられ、前記高電圧電源より低い電圧の低電圧電源供給時には、次段の負荷駆動の補助を目的として用いられる異電圧対応トランジスタを備えたことを特徴とする複数電源対応型ゲートアレイ。

前のページに戻る