特許
J-GLOBAL ID:200903066066947536

低電圧用ESD保護回路

発明者:
出願人/特許権者:
代理人 (5件): 矢野 敏雄 ,  山崎 利臣 ,  久野 琢也 ,  アインゼル・フェリックス=ラインハルト ,  ラインハルト・アインゼル
公報種別:公開公報
出願番号(国際出願番号):特願2006-075035
公開番号(公開出願番号):特開2006-261679
出願日: 2006年03月17日
公開日(公表日): 2006年09月28日
要約:
【課題】第1ドレイン接続端子14、第1ソース接続端子16、第1制御接続端子18を有している第1電界効果トランジスタ42と、第1ドレイン接続端子および第1ソース接続端子間に加わる第1電圧U1がしきい値を上回ると、第1制御接続端子および第1ソース接続端子間に調整設定される第2電圧を変える入力回路網とを備えているESD保護回路をできるだけ小さな面積で実現する。【解決手段】入力回路網40がトランジスタ42に対して相補的である、第2ドレイン接続端子46、第2ソース接続端子48および第2制御接続端子50を備えている第2電界効果トランジスタ44を有し、端子14は端子48に接続され、第1抵抗52を介して端子50に接続され、端子46は端子18に接続され、第2抵抗54を介して端子16に接続されている。【選択図】図3
請求項(抜粋):
第1のドレイン接続端子(14)と第1のソース接続端子(16)と第1の制御接続端子(18)とを有している第1の電界効果トランジスタ(42)と、第1のドレイン接続端子(14)と第1のソース接続端子(16)との間に加わる第1の電圧(U1)がしきい値を上回ると、第1の制御接続端子(18)と第1のソース接続端子(16)との間に調整設定される第2の電圧(U2)を変える入力回路網(40)とを備えているESD保護回路(38)において、 入力回路網(40)が前記第1の電界効果トランジスタ(42)に対して相補的である、第2のドレイン接続端子(46)、第2のソース接続端子(48)および第2の制御接続端子(50)を備えている第2の電界効果トランジスタ(44)を有しており、ここで第1のドレイン接続端子(14)は第2のソース接続端子(48)に接続されておりかつ第1の抵抗(52)を介して第2の制御接続端子(50)に接続されておりかつ第2のドレイン接続端子(46)は第1の制御接続端子(18)に接続されておりかつ第2の抵抗(54)を介して第1のソース接続端子(16)に接続されている ことを特徴とするESD保護回路(38)。
IPC (3件):
H01L 27/04 ,  H01L 21/822 ,  H01L 27/06
FI (3件):
H01L27/04 H ,  H01L27/06 311B ,  H01L27/06 311C
Fターム (12件):
5F038BH02 ,  5F038BH05 ,  5F038BH07 ,  5F038BH13 ,  5F038EZ20 ,  5F048AA02 ,  5F048AC10 ,  5F048CC01 ,  5F048CC06 ,  5F048CC09 ,  5F048CC15 ,  5F048CC18

前のページに戻る