特許
J-GLOBAL ID:200903066225885644
メモリ制御装置および画像処理システム
発明者:
出願人/特許権者:
代理人 (1件):
杉信 興
公報種別:公開公報
出願番号(国際出願番号):特願2000-137550
公開番号(公開出願番号):特開2001-318828
出願日: 2000年05月10日
公開日(公表日): 2001年11月16日
要約:
【要約】【課題】 SDRAMをリード,ライトそれぞれで高速で動かす。クロックスキューを高速に最適に選定する。SDRAMの増設があるとき及び環境温度の変化があるときも同様。【解決手段】 クロック同期SDRAM(341,342)に、読出R時と書込W時のクロックタイミング(d1/d2)を変え、W時にR時(f2)よりも高い周波数(f1)のクロック(CLK3,CLK4)を与え、これに対応しクロックスキュー(d1,d17/d2,d18)も別個(W:d1,d17/R:d2,d18)に定めたメモリ制御装置。また、増設SDRAM(342)があると、増設用周波数(f9,f10)及びスキューのクロック(CLK3,CLK4)をSDRAM(341,342)に与える。環境温度の変化対応で、周波数およびのスキューを切換える。このようなSDRAM及びメモリ制御装置を含む、画像読取り装置,プリンタあるいは複合機能のカラー複写機。
請求項(抜粋):
クロック同期で動作するSDRAMに、読出し時と書込み時のクロックタイミングを変え、書込み時に読出し時よりも高い周波数のクロックを与えるメモリ制御装置。
IPC (5件):
G06F 12/00 564
, G06F 12/00
, B41J 5/30
, G06F 1/10
, G06T 1/60 450
FI (5件):
G06F 12/00 564 C
, G06F 12/00 564 A
, B41J 5/30 Z
, G06T 1/60 450 H
, G06F 1/04 330 A
Fターム (17件):
2C087AA03
, 2C087AB05
, 2C087AC08
, 2C087BC07
, 2C087BD40
, 2C087BD46
, 5B047AA01
, 5B047EA02
, 5B047EB04
, 5B060CC03
, 5B060CC09
, 5B079BA01
, 5B079BB04
, 5B079BC03
, 5B079CC02
, 5B079CC12
, 5B079DD08
前のページに戻る