特許
J-GLOBAL ID:200903066505683958

半導体装置用多層プリント基板及び多層プリント基板を用いた半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 船橋 國則
公報種別:公開公報
出願番号(国際出願番号):特願平8-209809
公開番号(公開出願番号):特開平10-056095
出願日: 1996年08月08日
公開日(公表日): 1998年02月24日
要約:
【要約】【課題】 多層プリント基板の導電層においてニッケルからなるバリア層と金からなる被膜層との膜厚を薄くすると、半導体チップの接着性やボンディング性が損なわれる。【解決手段】 内部配線55が形成された絶縁性基板51の表面上に半導体チップ搭載用のダイパッド11とボンディングパッド12とを有し、絶縁性基板51の裏面上に電極パッド13を有して成る半導体装置用の多層プリント基板1において、ダイパッド11とボンディングパッド12と電極パッド13とは、導電性主材料層101上にニッケルまたはニッケル合金からなるバリア層102とパラジウムまたはパラジウム合金からなる被膜層103とを下層から順に積層してなる。これによって、被膜層103と導電性主材料層101及びバリア層102との間の拡散反応を防止し、バリア層102及び被膜層103の必要最低膜厚を薄くする。
請求項(抜粋):
内部に配線が形成された絶縁性基板の表面上に半導体チップ搭載用のダイパッドとボンディングパッドとを有し、当該絶縁性基板の裏面上に電極パッドを有して成る半導体装置用多層プリント基板であって、前記ダイパッドとボンディングパッドと電極パッドとは、導電性主材料層上にニッケルまたはニッケル合金からなるバリア層とパラジウムまたはパラジウム合金からなる被膜層とを下層から順に積層してなること、を特徴とする半導体装置用多層プリント基板。
IPC (2件):
H01L 23/12 ,  H05K 1/09
FI (3件):
H01L 23/12 F ,  H05K 1/09 C ,  H01L 23/12 L
引用特許:
審査官引用 (2件)

前のページに戻る