特許
J-GLOBAL ID:200903066784969530

半導体回路

発明者:
出願人/特許権者:
代理人 (1件): 船橋 國則
公報種別:公開公報
出願番号(国際出願番号):特願平5-294063
公開番号(公開出願番号):特開平7-131324
出願日: 1993年10月28日
公開日(公表日): 1995年05月19日
要約:
【要約】【目的】 スタンバイ機能を持たない回路ブロックに対するスタンバイ機能の付加を1チップで実現でき、しかも省電力化が可能な半導体回路を提供する。【構成】 スタンバイ機能を持たない回路ブロック11とVDD電源との間にFETスイッチ12を接続し、このFETスイッチ12をオフすることによって回路全体としてスタンバイ状態にするとともに、FETスイッチ12のON抵抗RONを適切に設定することによって省電力化を図る構成とする。
請求項(抜粋):
所定の機能を有する少なくとも1つの回路ブロックと、前記回路ブロックと電源との間に接続されて前記回路ブロックの動作電流を制限する抵抗手段とを具備したことを特徴とする半導体回路。
IPC (2件):
H03K 19/00 ,  H03K 17/687
引用特許:
審査官引用 (1件)
  • 特開平4-212782

前のページに戻る