特許
J-GLOBAL ID:200903066829631438

ビットエラーレート推定回路

発明者:
出願人/特許権者:
代理人 (1件): 野田 茂
公報種別:公開公報
出願番号(国際出願番号):特願2001-035164
公開番号(公開出願番号):特開2002-237858
出願日: 2001年02月13日
公開日(公表日): 2002年08月23日
要約:
【要約】【課題】 低ビット・レートで使用時間が短い回線においても低ビットエラーレートのモニタが可能なビットエラーレート推定回路を提供すること。【解決手段】 位相点分布検出回路2と推定回路3とを備えおり、ディジタル復調器1で復調された受信データのnbit×nbitからなる位相信号を位相点分布検出回路2に入力し、前記入力した位相信号から収束点近傍で検出された位相点の分布についての広がりを検出し、その結果を推定回路3に入力し、前記入力した位相点の前記広がりの判定結果を求め、前記判定結果に応じたビットエラーレートをメモリから選択する。
請求項(抜粋):
受信データの位相信号をもとにビットエラーレートの推定を行うビットエラーレート推定回路であって、前記受信データの位相信号から収束点近傍で検出された位相点の分布についての広がりを検出し、前記検出した位相点の分布についての広がりをもとにビットエラーレートの推定を行うことを特徴とするビットエラーレート推定回路。
IPC (2件):
H04L 27/22 ,  H04L 1/00
FI (2件):
H04L 1/00 C ,  H04L 27/22 Z
Fターム (9件):
5K004AA05 ,  5K004FD04 ,  5K004FH10 ,  5K014AA01 ,  5K014AA05 ,  5K014EA01 ,  5K014GA02 ,  5K014HA06 ,  5K014HA10
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る