特許
J-GLOBAL ID:200903066930529148

ビデオプリンタ制御回路

発明者:
出願人/特許権者:
代理人 (1件): 並木 昭夫
公報種別:公開公報
出願番号(国際出願番号):特願平4-150263
公開番号(公開出願番号):特開平5-344464
出願日: 1992年06月10日
公開日(公表日): 1993年12月24日
要約:
【要約】【目的】 ビデオ信号からプリントをとるビデオプリンタにおいて、メモリした画像に操作用の表示枠を重ねあわせ、モニタ上で分かり易い画像表示をし、表示された通りの操作により合成画像をつくりプリントできるようにする。【構成】画像メモリ3と、アドレス発生回路11と、書き込み制御回路5と、アドレス発生回路の出力をデコードして枠信号を出力する枠制御回路10と、その枠信号を固定信号として画像データに重畳する出力回路7と、バッファメモリ8と、により構成する。
請求項(抜粋):
プリントすべきビデオ信号を入力されアナログ/ディジタル変換して出力するAD変換回路と、画像メモリと、該画像メモリに対する書き込み、読み出しのアドレスを発生するアドレス発生回路と、前記AD変換回路からのディジタル信号を画像データとして、前記アドレス発生回路から発生された書き込みアドレスに従って、前記画像メモリに書き込む書き込み制御回路と、前記画像メモリに書き込まれている画像データを、前記アドレス発生回路から発生された読み出しアドレスに従い読み出して、画像のモニタ側又はプリンタの感熱ヘッド側へ向けて出力する出力制御回路と、から成るビデオプリンタ制御回路において、前記アドレス発生回路から発生された読み出しアドレスと所与の枠設定データとを入力され、プリントすべき画像に枠を形成するための枠信号を作成して出力する枠制御回路と、前記枠制御回路からの枠信号を固定電位の信号に変換して、画像のモニタ側へ出力される前記画像データに重畳してやる出力回路と、を具備したことを特徴とするビデオプリンタ制御回路。
IPC (4件):
H04N 5/91 ,  G06F 3/12 ,  H04N 1/387 ,  H04N 5/76
引用特許:
審査官引用 (3件)
  • 特開昭63-290753
  • 特開平3-070280
  • 特開平3-042979

前のページに戻る