特許
J-GLOBAL ID:200903067189502624

電圧昇圧回路

発明者:
出願人/特許権者:
代理人 (1件): 長谷川 和音
公報種別:公開公報
出願番号(国際出願番号):特願平7-312566
公開番号(公開出願番号):特開平8-275507
出願日: 1995年11月30日
公開日(公表日): 1996年10月18日
要約:
【要約】【課題】 電圧損失が少なく平滑な出力電圧が得られ昇圧能力の高い電圧昇圧回路を半導体チップ内に提供する。【解決手段】 同一構成の第1及び第2昇圧回路要素10及び11が設けられ、最終段出力トランジスタT9 及びT9 ’のゲート電圧を制御するためのキャパシタC9 及びC9 ’、トランジスタT10及びT10’が設けられる。トランジスタT10のゲートはノードM’に、トランジスタT10’のゲートはノードMに接続され、第1及び第2昇圧回路10、11の出力端子は互いに接続されている。入力パルスF2 とF4 、F1 とF3 は第1及び第2昇圧回路10、11においてそれぞれ入れ換えた位置に入力され、その結果、第1及び第2昇圧回路10、11は逆位相で動作する。
請求項(抜粋):
電圧入力部と、電圧出力部と、入力端子と出力端子とを有する昇圧単位を、隣接する昇圧単位間で前記人力端子と前記出力端子とを結合することにより、前記電圧入力部と電圧出力部との間に複数個直列に配置して構成される昇圧ブロックと、該昇圧ブロックの最終段の昇圧単位の出力端子と前記電圧出力部との間に配置する出力スイッチブロックとをそれぞれ備える第1及び第2回路要素と、該第1及び第2回路要素の電圧出力部が共通に結合する電圧出力ノードとを有し、前記第1及び第2回路要素の出力スイッチブロックは、互いに逆位相で開閉することを特徴とする電圧昇圧回路。
IPC (4件):
H02M 3/07 ,  H01L 27/04 ,  H01L 21/822 ,  H02M 3/00
FI (3件):
H02M 3/07 ,  H02M 3/00 W ,  H01L 27/04 G
引用特許:
審査官引用 (2件)

前のページに戻る