特許
J-GLOBAL ID:200903067251875157

クロックドライバ回路、半導体集積回路及びクロック配線方法

発明者:
出願人/特許権者:
代理人 (1件): 前田 実
公報種別:公開公報
出願番号(国際出願番号):特願平9-359072
公開番号(公開出願番号):特開平11-191019
出願日: 1997年12月26日
公開日(公表日): 1999年07月13日
要約:
【要約】【課題】 配線容量の不均一性等によらずスキュー、消費電力の増加を低減できるクロックドライバ回路、半導体集積回路及びクロック配線方法を提供する。【解決手段】 負荷の容量の不均一性等によってドライバ回路102の出力波形になまりが生じると、なまり検出回路101がこのなまりを検出し、サイズ変更回路103が、検出されたなまりに基づいてドライバ回路104、105を駆動させるか否かを選択する。
請求項(抜粋):
負荷を駆動する駆動手段と前記駆動手段の出力波形のなまりを検出する波形なまり検出手段と、該波形なまり検出手段により検出された波形のなまりに応じて前記駆動手段のドライバサイズを変更するドライバサイズ変更手段とを備えることを特徴とするクロックドライバ回路。
IPC (5件):
G06F 1/10 ,  G06F 17/50 ,  G11C 11/417 ,  G11C 11/401 ,  H01L 21/82
FI (5件):
G06F 1/04 330 A ,  G06F 15/60 370 P ,  G11C 11/34 305 ,  G11C 11/34 371 K ,  H01L 21/82 W

前のページに戻る